- Подробности
- Автор: EngineerDeveloper®
Микросхемы Altera Stratix® 10 будут выпускаться по революционной технологии Intel 14 нм 3D Tri-Gate, которая позволяет сделать качественный скачок в производительности и энергопотреблении. Stratix 10 SoC, имеющий в своем составе 64-битный процессор ARM® Cortex™-A53 поддержанный мощными средствами разработки и отладки, такими как Altera® OpenCL™ SDK и Altera SoC EDS, станет наиболее гибкой и гетерогенной (имеющей в своем составе вычислительные блоки различных типов) вычислительной платформой.
Основные преимущества микросхем семейства Stratix 10:
Первая в мире гигагерцовая СБИС ПЛ и Система-на-кристалле
- Новая сверхвысокопроизводительная архитектура
- Производительность ядра Stratix 10 увеличена в два раза по сравнению с предыдущим поколением (Startix V)
- Логическая емкость старших микросхем семейства превышает 4 млн. эквивалентных логических элементов (LEs)
- Возможность построения систем-в-корпусе (SiP) по технологии multi-die 3D совместно с микросхемами статической и динамической памяти, СБИС БМК
- Использование технологического процесса Intel позволило снизить энергопотребление на 70% по сравнению c предыдущим поколением
- Новые DSP блоки позволяют получить производительность свыше 10 Тфлопс (одинарная точность)
Огромный скачок в производительности высокоскоростных интерфейсов
- Приемопередатчики 28 Гбит/с – межплатные интерфейсы
- Приемопередатчики 56 Гбит/с – интерфейсы между микросхемами
- Поддерживает технологию Hybrid Memory Cube, обеспечивая общую пропускную способность последовательных интерфейсов памяти свыше 2.5 Тбит/с
- Поддерживает стандарт DDR4 (3200 Мбит/с), обеспечивая общую пропускную способность параллельных интерфейсов памяти свыше 1.3 Тбит/с
Мощная вычислительная платформа
- 64-битный четырехъядерный процессор нового поколения ARM Cortex-A53, обеспечивающий высочайшую производительность на ватт.
- Пропускная способность потока данных аппаратного процессора в Startix 10 SoC увеличена более чем в четыре раза по сравнению с предыдущим поколением
- Возможность разработки блоков аппаратного ускорения на языке C с использованием Altera OpenCL SDK
- Мощные средства совместной отладки программной и аппаратной части системы и визуализации: Altera SoC EDS совместно с ARM DS-5™ Altera Edition
Сокращение времени выхода на рынок
- САПР Quartus II обеспечивает самую быструю компиляцию проектов в отрасли
- Возможность аппаратной разработки на языке C, без использования HDL
- Возможность начать разработку на базе микросхем Arria® 10, с последующим переходом на совместимые по выводам микросхемы Stratix 10
- Применение вторичных импульсных источников Enpirion PowerSoC для питания микросхем Startix 10 позволяет повысить быстродействие, энергоэффективность и надежность системы на базе Stratix 10 FPGA или Stratix 10 SoC, а также снизить время проектирования и стоимость печатной платы
Варианты микросхем Stratix 10:
Stratix 10 GT FPGA содержит в своем составе приемопередатчики 56 Гбит/с и предназначены для применения в системах, требующих сверхвысокой пропускной способности и производительности, например в сетевых технологиях 100G/400G.
Stratix 10 GX FPGA содержит приемопередатчики 28 Гбит/с для межплатных интерфейсов и 32 Гбит/с для интерфейсов между микросхемами на плате, предназначены для высокопроизводительных вычислений в таких системах как дата-центры, радары.
Stratix 10 SX SoC содержит аппаратный 64-битный четырехъядерный процессор ARM Cortex-A53, предназначен для применения в высокопроизводительных системах со встроенным процессором.
Микросхемы семейства Stratix 10 соответствуют самым высоким требованиям к производительности, пропускной способности и энергопотреблению и предназначены для применения в телекоммуникационных средствах, дата-центрах, облачных вычислениях, измерительной технике и во многих других областях.
Подробнее о технологии Tri-Gate в СБИС ПЛ фирмы Altera читайте в статье:
The Breakthrough Advantage for FPGAs with Tri-Gate Technology
ИСТОЧНИК